PLD를 이용한 디지털 논리설계 실험
이은욱의 『PLD를 이용한 디지털 논리설계 실험』은 〈논리 게이트〉, 〈수 체계와 코드〉, 〈디지털의 기초〉 등에 대한 기초적이고 전반적인 내용이 수록된 책이다.
충청대학 교수
<b>제1장 디지털의 기초</b></br></br>1.1 아날로그와 디지털</br>1.2 비트와 바이트</br>1.3 디지털 데이터</br></br><b>제2장 수 체계와 코드</b></br></br>2.1 10진수</br>2.2 2진수</br>2.3 16진수</br>2.4 디지털 코드</br></br><b>제3장 논리 게이트</b></br></br>3.1 AND 게이트</br>3.2 OR 게이트</br>3.3 NOT 게이트</br>3.4 NAND 게이트</br>3.5 NOR 게이트</br>3.6 XOR 게이트와 XNOR 게이트</br>3.7 조합논리회로와 순차논리회로</br>3.8 디지털 IC</br></br><b>제4장 부울대수와 논리함수의 간략화</b></br></br>4.1 기본정리</br>4.2 드모르간의 정리</br>4.3 최소항과 최대항</br>4.4 카르노맵</br>4.5 논리함수의 간략화</br></br><b>제5장 PLD 프로그래밍</b></br></br>5.1 PLD</br>5.2 GAL</br>5.3 CUPL 프로그래밍 언어</br>5.4 WinCUPL 사용법</br>5.5 PLD 프로그래머 사용법</br></br><b>제6장 연산회로</b></br></br>6.1 가산기</br>6.2 감산기</br>6.3 가감산기</br>6.4 비교기</br></br><b>제7장 디코더와 인코더</b></br></br>7.1 디코더</br>7.2 인코더</br>7.3 멀티플렉서</br>7.4 디멀티플렉서</br>7.5 패리티 발생기와 검사기</br></br><b>제8장 플립플롭</b></br></br>8.1 순차논리회로</br>8.2 래치와 플립플롭</br>8.3 RS-플립플롭</br>8.4 D-플립플롭</br>8.5 JK-플립플롭</br>8.6 T-플립플롭</br>8.7 JK-플립플롭의 변환</br></br><b>제9장 시프트 레지스터</b></br></br>9.1 직렬입력-직렬출력 시프트 레지스터</br>9.2 직렬입력-병렬출력 시프트 레지스터</br>9.3 병렬입력-직렬출력 시프트 레지스터</br>9.4 병렬입력-병렬출력 시프트 레지스터</br></br><b>제10장 카운터</b></br></br>10.1 비동기식 카운터</br>10.2 동기식 카운터</br>10.3 N진 카운터</br>10.4 시프트 카운터</br>10.5 동기식 카운터 해석 및 설계</br></br>부록</br>부록 A ASCII 코드표</br>부록 B TTL IC 핀 구성도</br>부록 C GAL16V8 데이터시트</br>부록 D 논리회로 실험장치
이은욱 저자가 집필한 등록된 컨텐츠가 없습니다.
이 책을 대출한 회원이 함께 대출한 컨텐츠가 없습니다.
QUICKSERVICE